News IBM zeigt Acht-Kern Power7 Prozessor

Nero24

Administrator
Teammitglied
Mitglied seit
01.07.2000
Beiträge
24.066
Renomée
10.445
  • BOINC Pentathlon 2019
  • BOINC Pentathlon 2020
  • BOINC Pentathlon 2018
  • BOINC Pentathlon 2021
Auch jenseits der x86-Tellerrandes gibt es derzeit interessante Neuigkeiten zu berichten. Seit <a href="http://www.planet3dnow.de/cgi-bin/newspub/viewnews.cgi?category=1&id=1136928258">Apple vor geraumer Zeit der Power(PC)-Architektur den Rücken gekehrt</a> und ins Intel-Lager übergelaufen ist, steht das Thema nicht mehr unmittelbar im Blickpunkt des Endkunden. Dennoch gibt es die Power-Architektur natürlich nach wie vor. IBM setzt sie z.B. bei seinen Power-Servern ein.

Gestern nun hat IBM auf der <a href="http://www.hotchips.org" target="_blank">Hot Chips</A> in Palo Alto den Nachfolger des nun schon etwas angejahrten Dual-Core Prozessors Power6 gezeigt. Der Power7 ist ein waschechter Acht-Kern Prozessor, also mit 8 vollwertigen Kernen bestückt. Zusätzlich dazu beherrscht er <a href="http://www.planet3dnow.de/vbulletin/showthread.php?t=352950&garpg=14">Simultaneous Multithreading (SMT)</a>, und zwar anders als bei Intels SMT-Implementierung "HyperThreading Technology", die je Kern nur 2 Threads verarbeiten kann, mit bis zu 4 Threads je Kern. Damit verfügt der Power7 über bis zu 32 logische Kerne. Zudem lassen sich zwei Power7-Chips zu einem Modul zusammenschalten.

Interessant ist auch die Art und Weise wie IBM den Level 3 Cache realisiert hat. Anders als bei derzeit üblichen Prozessoren hat IBM den L3-Cache nicht mit SRAM dargestellt, sondern mit eDRAM. eDRAM steht für embedded DRAM, also eingebetteter Speicher. Vorteil: statt sechs Transistoren je Zelle benötigt eDRAM nur einen Transistor je Speicherzelle. Damit konnte IBM die Transistorzahl des Prozessors nach eigenen Angaben von 2,7 Milliarden auf 1,2 Milliarden Transistoren drücken - und das trotz 32 MB L3-Cache. So sieht das Die-Foto eines Power7 völlig anders aus, als jenes der aktuellen Core i7 und Phenom II Prozessoren, bei denen der <a href="http://www.planet3dnow.de/photoplog/index.php?n=1848">riesige uniforme L3-Cache Bereich</A> sofort ins Auge sticht, der beinahe die Hälfte der Die-Fläche in Anspruch nimmt.

<center><img src="http://www.planet3dnow.de/vbulletin/attachment.php?attachmentid=16118&stc=1&d=1251365322" border="1" alt="Power7"></center>

Äquivalent dazu sinkt die Die-Größe und der Energiebedarf im Betrieb. Die prinzipiell längeren Latenzzeiten von eDRAM will IBM auf zwei Arten begegnen. Zum einen natürlich mit der schieren Größe des L3-Caches, und zum anderen durch ein geschicktes Management. Zwar ist der L3-Cache shared ausgeführt, das heißt, dass alle 8 Kerne auf den gemeinsamen L3-Cache zugreifen dürfen, im Sinne kurzer Latenzzeiten sollen die Kerne jedoch bevorzugt auf jene Bereiche des L3-Caches zugreifen, die ihnen am nächsten liegen.

<center><img src="http://www.planet3dnow.de/vbulletin/attachment.php?attachmentid=16119&stc=1&d=1251365322" border="1" alt="Power7"></center>

Der L2-Cache dagegen ist nur vergleichsweise mickrige 256 KB groß. IBM geht damit einen ähnlichen Weg wie Intel mit dem Nehalem. Statt großer L2-Caches sollen es hier möglichst schnelle L2-Caches richten. IBM will die Latenzzeit des L2-Caches <a href="http://www.heise.de/ct/Hot-Chips-Power7-IBMs-naechster-Server-Chip--/news/meldung/144279" target="_blank">halbiert</a> haben.

Auf den Markt kommen soll der Power7 laut Roadmap im Jahr 2010. Über Taktfrequenzen, Stromverbrauch und Rechenleistung schweigt sich IBM noch aus. Die Gerüchte im Internet wollen wissen, dass der Power7 über 250 GFLOPS zu leisten im Stande sei. Damit würde bereits ein Viersockel-Server die TFLOPS-Grenze überspringen, sollte sich das als realistisch herausstellen.

<b>Links zum Thema:</b><ul><li><a href="http://www.planet3dnow.de/cgi-bin/newspub/viewnews.cgi?category=1&id=1213095800">Roadrunner mit AMD-Power erster PFLOPS-Rechner der Welt</a></li><li><a href="http://www.planet3dnow.de/cgi-bin/newspub/viewnews.cgi?category=1&id=1174685584">Folding@Home: PlayStation 3 lässt Rechenkapazität explodieren</a></li><li><a href="http://www.planet3dnow.de/cgi-bin/newspub/viewnews.cgi?category=1&id=1118218730">Apple künftig mit Intel-CPUs: Reaktionen</a></li><li><a href="http://en.wikipedia.org/wiki/POWER7" target="_blank">IBM Power7 [Wikipedia]</a></li></ul>
 
schade schade das es den Amiga nicht mehr so gibt. Ein schönes OS (weiter als das 4.1) wo man selbst viel machen konnte, geparrt mit so einem Power7 das wäre was für mich. Dann könnten sich selbst heute noch Apple und MS ein wenig warm anziehen.
Apple hat die X86-Intel strategie gewählt um möglichst die Kosten der Hardware zu senken, was aber den exclusive Faktor dann ein wenig geschmälert hat.
 
Vielleicht beschwert uns ja die Partnerschaft von AMD und IBM einmal einen Power7 Co-Prozessor für den Windowsgebrauch.....
 
Apple hat die X86-Intel strategie gewählt um möglichst die Kosten der Hardware zu senken, was aber den exclusive Faktor dann ein wenig geschmälert hat.

Apple ist zu Intel geflüchtet, weil IBM die voll verarscht hat !
Anders als fest vereinbart hat IBM nicht den Stromdurst des G5 nicht gesenkt und sich auch kein Bein ausgerissen bei dem Versuch....
Rate mal warum die Käsereibe bisher der einzige SerienPC mit Wakü ist ......

Was aber sehr hässlich für Jobs &co. war ...die Läppis - sehr wichtig in der Applewelt, mussten noch mit G4 bestückt werden, die zwar durch bessere Fertigung inzwischen höher getaktet wurden, jedoch architektonisch in der Liga Pentium2 & K6-2 (naja mit Mühe und Not noch P3,- aber keinesfalls K7 ;D )rangieren

Während IBM die Äpfel diesbezüglich gut drei Jahre voll hängenliess, hatten sie aber lässig Kapazitäten frei um eine PPC - Version für die Xbox360 zu entwickeln..... was in Cuppertino für mächtigen Unmut sorgte...

Mmoe
 
Auch jenseits der x86-Tellerrandes gibt es derzeit interessante Neuigkeiten zu berichten. Seit <a href="http://www.planet3dnow.de/cgi-bin/newspub/viewnews.cgi?category=1&id=1136928258">Apple vor geraumer Zeit der PowerPC-Architektur den Rücken gekehrt</a> und ins Intel-Lager übergelaufen ist, steht das Thema nicht mehr unmittelbar im Blickpunkt des Endkunden. Dennoch gibt es die PowerPC-Architektur natürlich nach wie vor. IBM setzt sie z.B. bei seinen Power-Servern ein.

Power != PowerPC, schmeißt das bitte nicht immer einfach so in einen Topf. Es ist die Power-Architektur, aus dem der PPC mal abgeleitet wurde, weil der Power selber viel zu fett für den Desktopmarkt war/ist.
 
bis zu 32 "logische" Kerne...naja....
Bin gespannt wann AMD mit H.Thrd. anfängt....wäre langsam Zeit oder?

Micha
 
Power != PowerPC, schmeißt das bitte nicht immer einfach so in einen Topf. Es ist die Power-Architektur, aus dem der PPC mal abgeleitet wurde, weil der Power selber viel zu fett für den Desktopmarkt war/ist.
Stimmt, ist eine Ungenauigkeit, die sich eingebürgert hat :-/ Ist korrigiert
bis zu 32 "logische" Kerne...naja....
Bin gespannt wann AMD mit H.Thrd. anfängt....wäre langsam Zeit oder?
Vor dem Bulldozer sicher nicht. Und selbst dann ist es nicht gesichert.
http://www.planet3dnow.de/cgi-bin/newspub/viewnews.cgi?category=1&id=1240431786
(vorletzter Absatz)
 
siehe Bulldozer
 
Power != PowerPC, schmeißt das bitte nicht immer einfach so in einen Topf. Es ist die Power-Architektur, aus dem der PPC mal abgeleitet wurde, weil der Power selber viel zu fett für den Desktopmarkt war/ist.
Das ist zwar bezogen auf die Chips richtig.

Aber PowerPC-Prozessorn und Power-Prozessoren sind Mitglieder in der Power Architektur ISA. Auch der Cell gehört ganz offiziell seit geraumer Zeit zur Power ISA.

Das bedeutet aber nicht, dass ein IBM PowerX den kompletten Instruktionssatz des Cell versteht.

MFG Bobo(2009)
 
Hallo Nero,

Vor dem Bulldozer sicher nicht. Und selbst dann ist es nicht gesichert.
Ah, Danke für den Link, hoffentlich beilen sich die etwas, die Zeit ist reif...
 
Zuletzt bearbeitet:
Hallo Nero,


irgendwie etwas schade, da diese Technik doch immer mehr in Anspruch genommen zu werden scheint....
Meinst nicht, das die irgendwie dran arbeiten?
Wäre doch sonst ein zunehmendes Nachsehen bei AMD, kann mir schwer vorstellen, das die da nicht bereits dransitzen und eifrig rumbasteln 2012, wie in deinem Artikel (thx 4 Link) genannt, ist ja noch ein Stück weit weg.......


bitte mal in diesem Thread oder diesem Blog über CMT (clustered multi-threading) informieren.
 
Hallo Nero,


irgendwie etwas schade, da diese Technik doch immer mehr in Anspruch genommen zu werden scheint....
Meinst nicht, das die irgendwie dran arbeiten?
Wäre doch sonst ein zunehmendes Nachsehen bei AMD, kann mir schwer vorstellen, das die da nicht bereits dransitzen und eifrig rumbasteln .......*noahnung*
AMD scheint, wie der Teufel das Weihwasser, die klassischen SMT-Ansätze zu meiden.

P3D-Mitglied Dresdenboy diskutiert schon eine ganze Zeit lang, was AMD alternativ machen könnte. Dabei nutzt er für seine Argumente Patenteinträge von AMD. Der spekulierte Clusteransatz im Bulldozer vereint die Vorzüge von leistungsstarken Einzelkernen mit dem Vorteil von Prozessoren mit SMT-Technik.

MFG Bobo(2009)
 
Vielen Dank Bobo!

muß zugestehen, das ich mich mit SMT noch nicht übermäßig viel beschäftigt habe. Der Beitrag von Dresdenboy ist sehr interessant, wie auch das ganze Thema...

AMD scheint, wie der Teufel das Weihwasser, die klassischen SMT-Ansätze zu meiden
hehe, klasse vormuliert ;)

AMD’s Bulldozer Processors to Feature Multi-Threading Technology [UPDATED].
http://www.xbitlabs.com/news/cpu/di..._Simultaneous_Multi_Threading_Technology.html [Beitrag von Opteron, thx dafür!]
Wenn sie wollen, können sie schon ^^

Micha
 
Zuletzt bearbeitet:
Habes hier auch auf deutsch gefunden
httx://xxx.gamestar.de/hardware/news/prozessoren/1958566/amd.html

Habe auch ein Frage: Und zwar wer eigentlich das patent auf SMT hat??
 
wenn ibm es schafft einen so geschickt (scheinbar zumindest) entwickelten prozessor zu erschaffen dann versteh ich net warum das bei amd nicht klappt! ich mein die arbeiten doch zusammen oder etwa nicht?*noahnung*
 
wenn ibm es schafft einen so geschickt (scheinbar zumindest) entwickelten prozessor zu erschaffen dann versteh ich net warum das bei amd nicht klappt! ich mein die arbeiten doch zusammen oder etwa nicht?*noahnung*

Von der CPU ist doch noch vieles Unbekannt. Erstmal sehen wie hoch die Taktfrequenz ist und ob man die TDP in Grenzen halten kann. Die 250 GFlops hören sich nett an jedoch ist es immernoch ein Papiertiger. Auch IBM kocht nur mit Wasser. ;) Ich würde das alles jetzt noch nicht überbewerten.
 
Habes hier auch auf deutsch gefunden
httx://xxx.gamestar.de/hardware/news/prozessoren/1958566/amd.html ...
Das ist Journalism ;D

XbitLabs hat da eine ziemliche Klatsche bekommen, weil sie etwas als Sicher beschrieben haben, was im Interview der AMD Sprecher gar nicht gesagt hat. An sich sind die Meldungen und Artikel von Anton Shilov gehobene journalistische Spitzenklasse, aber womöglich wollte er auch nur die Klickrate in die Höhe treiben. ;D

Im Forum hier beschreibt Dresdenboy (aber auch andernorts) eine Clusterlösung, die gewisse Eigenschaften von SMT-Prozessoren hat, aber doch eben keine SMT-Technik ist.

... Habe auch ein Frage: Und zwar wer eigentlich das patent auf SMT hat??
Schwer zu sagen. Eines der ersten CPU-Designs die damit vorgestellt wurden, war der nie gebaute DEC Alpha 21464. Bekannt unter dem Codenamen "EV8".

Aber Sun hat schon sehr früh wie auch IBM und Intel dieses in einigen Prozessoren eingeführt. Joel Emer gehört (wegen des Alpha EV8) sicherlich zu den Pionieren der SMT-Technik. Laut Wikipedia hat er sich dabei von Dean Tullsen von der Universität Washington anregen lassen. IBM soll aber schon seit es Prozessoren gibt, sich ebenso damit befasst haben. Also wenn da Patente sind, dann sind die weit verstreut.

MFG Bobo(2009)
 
Zuletzt bearbeitet:
Wird der evtl kompatibel zu AMDs Sockel G34?
Ich erinnere mich düster daran hier mal was davon gelesen zu haben.

2 Memorycontroller hätte er ja um das vom Sockel G34 geplante 4-Channel Interface zu nutzen.
 
Das ist zwar bezogen auf die Chips richtig.

Aber PowerPC-Prozessorn und Power-Prozessoren sind Mitglieder in der Power Architektur ISA. Auch der Cell gehört ganz offiziell seit geraumer Zeit zur Power ISA.

Das bedeutet aber nicht, dass ein IBM PowerX den kompletten Instruktionssatz des Cell versteht.

Hab ich ja auch nie behauptet. Der Originaltext ging aber von der PPC-Architektur aus, was so schlicht falsch ist. Auch wenn sie alle in der PISA zusammengefasst sind, haben die Implementierungen POWER und PPC nicht genug gemein, um in einen Topf geschmissen zu werden. Und es geht ja hier auch um die spezielle Implementierung POWER 7 (korrekterweise komplett groß geschrieben).
 
Wird der evtl kompatibel zu AMDs Sockel G34?
Ich erinnere mich düster daran hier mal was davon gelesen zu haben. ...
Definitiv NEIN.
IBM plant den Power7 auch teilweise als Upgrade in Systemen mit dem Power6/Power6+ einzusetzen.

An den sehr alten Gerüchten, dass IBM einen Power7 plane, der sockelkompatibel zu AMD-Plattformen sei, ist mit der aktuellen Vorstellung nun klar, dass es sich um eine Legende handelt.

MFG Bobo(2009)
 
Zurück
Oben Unten