Wpcredit Info für alle, die ein Notebook mit SiS 645DX Chipsatz haben

L-Mar

Fleet Captain Special
Mitglied seit
28.09.2002
Beiträge
331
Renomée
0
hallo

hab die wpcredit einstellungen für den sis 645dx chipsatz gefunden und es ist einiges möglich!! die speichertimings und diverse andere register könnt ihr manipulieren. nur die cas latency lässt sich unter windows natürlich mal wieder nicht verstellen. im anhang ist mein register-file für wpcredit, alles mögliche ist verstellt und läuft stabil mit prime95 durch. der rest führte bei mir nur zu abstürzen. ihr müsst den file dann nur noch in .rg umbenennen, um ihn in wpcredit laden zu können.

hier die entsprechenden register:


[04:7]=Wait Cycle Control 1=support fast b2b step
[04:6]=Parity Error Response 0=ignore 1=don't ignore
[04:5]=VGA Palette Snoop 1=enable 0=disable
[04:4]=Memory Write & Invalid 1=enable 0=disable
[04:3]=Special Cycle Enable 1=enable 0=disable
[04:2]=Bus Master Enable 1=enable 0=disable
[04:1]=Memory Space Enable 1=enable 0=disable
[04:0]=I/O Space Enable 1=enable 0=disable

[05:1]=Fast Back to Back 1=enable 0=disable
[05:0]=SERR# Enable 1=enable 0=disable


[06:7]=Fast Back-to-Back RO
[06:6]=User Definable Features RO
[06:5]=66 MHz Capable RO


[07:5]=Received Master Abort 1=enable 0=disable
[07:3]=Signaled Target Abort 1=enable 0=disable
[07:2]=DEVSEL# Timing Status RO
[07:1]=DEVSEL# Timing Status RO
[07:0]=Data Pariy Error RO


(0 acht)=Revision ID
(09)=Device Class Code
(0A)=Device Class Code
(0B)=Device Class Code

(0C)=Cache Line Size
(0D)=Latency Timer
(0E)=Header Type
(0F)=BIST

(30)=Expansion ROM Base Addr
(31)=Expansion ROM Base Addr
(32)=Expansion ROM Base Addr
(33)=Expansion ROM Base Addr

(3C)=Interrupt Line
(3D)=Interrupt Pin
(3E)=Min Grant
(3F)=Max Latency

[58:7]=tRAS (Precharge Delay) 11=4. 10=5, 00=6, 01=7
[58:6]=(Same as bit 7)
[58:5]=tRP (RAS Precharge) 01=2, 00=3, 10=4
[58:4]=(Same as bit 5)
[58:3]=tRCD (RAS to CAS delay) 01=2, 00=3, 10=4
[58:2]=(Same as bit 3)
[58:1]=tRC 0=tRAS+tRP 1=tRAS+tRP+1T
[58:0]=tRRD 0=2T 1=3T

[59:6]=tWR 0=2T 1=1T
[59:5]=tCL (CAS Latency) 00 = reserved 01 = 2
[59:4]=(same as 59:5) 10 = 2.5 11 = 3
[59:3]=RW turn-around time 00=safe 01 = normal
[59:2]=(same as 59:3) 10 = fast 11=slow
[59:1]=DDR read latency 00 = safe 01=normal
[59:0]=(same as 59:1) 10 = fast 11=slow

[5A:5]=RW lead-off time control 0=delay 1T 1=normal
[5A:4]=background lead-off time 0=delay 1T 1=normal
[5A:2]=DDR b2b writes dif ranks 0=slow 1=normal
[5A:1]=SDR read alignment ctrl 0=normal 1=invert
[5A:0]=SDR read latency control 0=safe 1=fast


saugt´s euch und viel spaß!

mfg,
elmar
 
Zuletzt bearbeitet:
hi

hab ich bis jetzt noch nicht wirklich getestet, bin gerade erst wieder zu hause. im 3dmark sind es natürlich keine überragenden ergebnisse...
von 6500p auf 6600p (mit ner mobilen radeon 9000 bei 250 core und 333 ram + nem p4 2.8ghz mit 512 mb pc266 speicher). merkwürdigerweise verweigert z.b. der memory bench von sandra seinen dienst auf meinem notebook, bekomme nur n/a angezeigt und sandra testet gar nicht erst. werd ich mich morgen weiter mit auseinandersetzen, auf jeden fall hab ich die speichertimings von 2.5/3/3/6 auf 2.5/2/2/5 umgestellt bekommen und konnte desbezüglich noch einige andere register setzen.

mfg,
elmar
 
update:

58/0
58/1
59/6

lassen sich auf nem entsprechenden mainboard mit entsprechendem speicher (bei mir infineon pc266) ebenfalls auf die geringste wartezeit stellen. war noch nicht alles in der datei im anhang enthalten.

mfg,
elmar
 
Zurück
Oben Unten